Doctorandus | Publieke verdediging |
Naam: | Amit Kulkarni | Datum: | Donderdag 07/09/2017 om 15:00 | |
Adres: | vakgroep Elektronica en Informatiesystemen (EA06) Technologiepark Zwijnaarde 15, iGent, 9052 Zwijnaarde |
Lokatie: | vergaderzaal 2.3 August Vermeylen, Het Pand, tweede verdieping, Onderbergen 1, 9000 Gent | |
Contact FEA: | info.ea@ugent.be | Taal: | Engels |
Curriculum | ||
1) Bachelor of Engineering in Electronics and Communication, Visvesvaraya Technological University, India, 2008.
2) Master of Science in Electrical Engineering, Chalmers University of Technology, Sweden, 2012. |
Promotor |
Dirk Stroobandt |
Examencommissie |
prof. Patrick De Baets |
Dirk Stroobandt (EA06) |
Michael Huebner |
Mohamed El-Hadedy |
Francis wyffels |
Erik D'Hollander |
Nele Mentens |
Guillaume Crevecoeur, Universiteit Gent, Faculteit Ingenieurswetenschappen en Architectuur, EA08 - Vakgroep Elektromechanica, Systeem- en Metaalengineering, Technologiepark Zwijnaarde 131, 9052 Zwijnaarde
E: guillaume.crevecoeur@ugent.be |
Onderzoeksthema | |
Field Programmable Gate Arrays (FPGAs) behoren tot een klasse van halfgeleidercomponenten waarvan de hardware aangepast kan worden aan de behoeften van de toepassing. De configuratiedata (bitstromen) van een FPGA definiëren de functionaliteit van de FPGA. Een gebruiker kan dan de hardware ontwerpen en later aanpassen door de bitstromen te veranderen voor een gegeven set van vereisten. Een mogelijkheid om dit te doen is door gebruik te maken van Dynamische Circuit-Specialisatie (DCS), een FPGA-implementatietechniek die geoptimaliseerd is voor een geparameteriseerd ontwerp. Een ontwerp wordt geparameteriseerd genoemd als sommige van haar ingangswaarden veel minder veranderen dan andere ingangswaarden. In de DCS-techniek wordt voor elke verandering in parameterwaarden een nieuw gespecialiseerd circuit gegenereerd tijdens de looptijd van een toepassing en wordt de FPGA overeenkomstig geherconfigureerd. De optimalisatie van een DCS-system brengt herconfiguratie-overhead met zich mee en daarom is het nog moeilijk een dergelijke techniek als standaardtechniek te omarmen. In deze doctoraatsthesis worden verschillende FPGA-structuren voorgesteld voor DCS met hoge snelheid en lage overhead. De voorgestelde structuren gaan van componenten geïmplementeerd op bestaande commerciële FPGAs tot nieuwe FPGA-architecturen specifiek ontworpen om de herconfiguratiesnelheid te verhogen. |
Taal proefschrift | |
Engels |
Documenten |